Ddrii so-dimm 2/2, Sheet 12 of 43 ddrii so-dimm 2/2, So-dimm 1 – Intel LV19C Series User Manual

Page 66: B.sch em atic d iag rams, Schematic diagrams ddrii so-dimm 2/2 b - 13

Advertising
background image

Schematic Diagrams

DDRII SO-DIMM 2/2 B - 13

B.Sch

em

atic D

iag
rams

DDRII SO-DIMM 2/2

Sheet 12 of 43

DDRII So-DIMM 2/2

MEM_0B_BA1

8

MEM_0B_BA2

MEM_0B_CAS#

8

MEM_1_DQS#4

MEM_1_DATA49

MEM_0B_ADD13

C428

0.1u_X7R_04

MEM_1_DQS#0

MEM_1_DATA4

MEM_0B_ADD9

C425

0.1u_X7R_04

CLOSE TO SO-DIMM_1

MEM_0B_BA0

8

MEM_0B_RAS#

MEM_1_DATA47

MEM_1_DATA55

MEM_1_DATA25

RN21

33_04_8P4R

1

2

3
4

5

6

7

8

MEM_0B_ADD2

MEM_0B_CLK1#

C427

0.1u_X7R_04

C439

0.1u_X7R_04

SO-DIMM_1 is placed farther from

the GMCH than SO-DIMM_0

C450

0.1u_X7R_04

MEM_1_DQS5

MEM_0B_ADD3

MEM_1_DATA3

+

C826

*100u_10V_D

MEM_1_DQM3

MEM_1_DATA21

MVREF_DIM1

MEM_0B_ADD14

ICH_SMBCLK

2,11,17,19,26

MEM_0B_WE#

C449

0.1u_X7R_04

C445

0.1u_X7R_04

MEM_0B_AD D[0..14]

8

MEM_0B_ADD6

MEM_1_DQS#[0..7]

MEM_0B_ADD6

3.3VS

MEM_0B_RAS#

MEM_1_DATA43

MEM_1_DATA41

MEM_1_DQS#7

Layout Note:

MEM_1_DATA52

MEM_1_DATA0

MEM_1_DATA24

MEM_0B_CKE1

8

MEM_1_DATA13

C409

10u_10V_08

MEM_1_DQS2

MEM_0B_ODT0

MEM_0B_CS#0

MEM_1_DATA42

SA1_DIM1

MEM_1_DQM6

3.3VS 2,7,10,11,13,14,15,16,17,18,19,20,21,23,24,25,26,28,29,30,31,37

MEM_0B_ODT1

8

MEM_1_DQM7

MEM_1_DATA7

MEM_1_DATA33

R302

39_04

RN25

33_04_8P4R

1

2

3
4

5

6

7

8

9 / 5 / 9

MEM_1_DATA23

MEM_1_DATA22

MEM_1_DQS[0..7]

8

MEM_0B_ADD10

MEM_0B_CAS#

MEM_1_DATA30

C434

10u_10V_08

MEM_0B_ADD3

MEM_0B_CS#1

MEM_1_DQM2

MEM_1_DATA14

signal/space/signal:

MEM_1_DATA6

MEM_0B_ADD8

C447

0.1u_X7R_04

MEM_0B_CLK0

8

MEM_1_DATA59

MEM_0B_ADD5

R304

39_04

MEM_0B_ADD11

C435

10u_10V_08

MEM_0B_CKE1

MEM_1_DQS0

MEM_1_DATA61

MEM_1_DATA38

MEM_0B_CLK1

C442

0.1u_X7R _04

VTT_MEM

C424

0.1u_X7R_04

MEM_0B_ADD12

ICH_SMBDAT

2,11,17,19,26

MEM_1_DATA10

MEM_0B_CS#1

R306

39_04

+

C432

*100u/10V_D

MEM_1_DATA[0..63] 8

R305

10K_04

R307

39_04

MEM_1_DQM[0..7]

3.3VS

MEM_1_DQS4

MEM_1_DATA32

C403

0.1u_X7R_04

C438

0.1u_X7R_04

Layout note:

MEM_1_DQS#3

MEM_0B_OD T0

MEM_0B_ADD1

R 309

33_04

MEM_1_DQS7

C426

0.1u_X7R_04

MEM_1_DATA53

MEM_1_DATA40

C423

0.1u_X7R_04

Layout note:

1.8V

MEM_0B_ADD5

MEM_1_DQM[0..7]

8

MEM_0B_ODT0

8

MEM_1_DATA39

MEM_0B_ADD7

MEM_1_DATA15

MEM_0B_ADD4

MEM_1_DATA44

MEM_0B_ADD13

MEM_1_DATA29

RN22

33_04_8P4R

1
2

3

4

5

6

7

8

MEM_1_DATA28

C406

10u_10V_08

MEM_0B_BA0

MEM_1_DATA1

MEM_1_DATA18

MEM_1_DATA20

MEM_1_DATA62

C441

0.1u_X7R_04

MEM_0B_CS#0

8

MEM_0B_CKE0

8

MEM_0B_WE#

MEM_0B_ADD7

C429

0.1u_X7R_04

R310

39_04

MEM_0B_ADD9

MEM_0B_CS#0

JDIMM-1A

AS0A421-N2SN-4F

102
101

100

99

98
97

94

92

93
91

105

90

89

116

86

84

85

5
7

17

19

4
6

14

16

23
25

35

37

20
22

36

38

43
45

55

57

44
46

56

58

61
63

73

75

62
64

74

76

123
125

135

137

124
126

134

136

141
143

151

153

140
142

152

154

157
159

173

175

158
160

174

176

179
181

189

191

180
182

192

194

107

106

108

109

113

110
115

79

80

30

32

164
166

195

197

200

198

10

26
52

67

130

147
170

185

13
31

51

70

131
148

169

188

11

29

49

68

129

146

167

186

114
119

A0

A1
A2
A3

A4

A5
A6

A7

A8

A9
A10/AP

A11

A12

A13
A14

A15

A16_BA2

DQ0

DQ1
DQ2
DQ3

DQ4

DQ5
DQ6

DQ7

DQ8

DQ9

D Q10

D Q11

D Q12

D Q13
D Q14

D Q15

D Q16

D Q17
D Q18

D Q19

D Q20

D Q21
D Q22
D Q23

D Q24

D Q25
D Q26

D Q27

D Q28

D Q29
D Q30

D Q31

D Q32

D Q33
D Q34

D Q35

D Q36

D Q37
D Q38

D Q39

D Q40

D Q41
D Q42

D Q43
D Q44

D Q45
D Q46

D Q47

D Q48

D Q49
D Q50

D Q51

D Q52

D Q53
D Q54

D Q55

D Q56

D Q57
D Q58

D Q59

D Q60

D Q61
D Q62

D Q63

BA0

BA1

RAS#
WE#

CAS#

S0#

S1#

CKE0

CKE1

CK0
CK0#

CK1

CK1#

SDA

SCL

SA1

SA0

DM0

DM1

DM2
DM3

DM4
DM5

DM6
DM7

DQS0

DQS1
DQS2

DQS3

DQS4

DQS5
DQS6

DQS7

DQS0#
DQS1#

DQS2#

DQS3#

DQS4#
DQS5#

DQS6#

DQS7#

ODT0

ODT1

1218

MEM_1_DQM5

+

C400

100u_10V_D

1.8V

MEM_0B_BA0

MEM_1_DQS#2

MEM_0B_OD T1

MEM_1_DATA11

MEM_1_DATA37

MEM_1_DATA46

MEM_0B_ADD2

R303

39_04

R301

1K_1%_04

C440

0.1u_X7R_04

MEM_0B_CS#1

8

MEM_1_DQS6

MEM_1_DATA45

MEM_1_DQS#5

C451

0.1u_X7R_04

MEM_1_DATA56

RN24

33_04_8P4R

1

2

3
4

5

6

7

8

MEM_1_DQM0

MEM_1_DATA36

MEM_1_DATA57

JDIMM-1B

AS0A421-N2SN -4F

112

111

117

96
95

118

81

82
87

103

88

104

199

83

120

50

69

163

1

201
202

47

133

183

77

12
48

184

78

71
72

121

122

196
193

8

18

24

41

53
42

54

59

65
60

66

127

139
128

145

165

171
172

177

187

178
190

9

21

33
155

34

132

144
156

168

2

3
15

27

39

149
161

28

40

138
150

162

VDD1
VDD2

VDD3

VDD4

VDD5
VDD6

VDD7

VDD8

VDD9
VDD10

VDD11

VDD12

VDDSPD

NC1

NC2
NC3

NC4

NCTEST

VREF

GND0

GND1

VSS1

VSS2
VSS3

VSS4

VSS5

VSS6
VSS7

VSS8
VSS9

VSS10
VSS11

VSS12

VSS13

VSS14
VSS15

VSS16
VSS17

VSS18

VSS19

VSS20
VSS21

VSS22

VSS23

VSS24
VSS25

VSS26

VSS27

VSS28
VSS29
VSS30

VSS31

VSS32
VSS33

VSS34

VSS35

VSS36
VSS37

VSS38

VSS39

VSS40
VSS41

VSS42

VSS43

VSS44
VSS45

VSS46

VSS47

VSS48
VSS49

VSS50
VSS51

VSS52
VSS53

VSS54

VSS55

VSS56
VSS57

1.8V 7,8,10,11,31,34

MEM_0B_ODT1

C 390

1u_10V_06

C446

0.1u_X7R_04

MEM_0B_ADD14

MEM_0B_BA1

MEM_1_DQM1

MEM_1_DATA51

MEM_1_DATA2

+

C443

*100u_10V_D

1.8V

MEM_1_DATA12

C407

0.1u_X7R_04

MEM_0B_CLK1#

8

MEM_0B_CKE0

VTT_MEM RESISTORS

MEM_1_DATA50

MEM_0B_ADD8

C 411

0.1u_X7R_04

MEM_0B_BA2

MEM_0B_BA1

MEM_1_DATA9

MEM_0B_ADD10

MEM_1_DQS#6

MEM_1_DQS3

R300

1K_1%_04

MEM_0B_CKE0

MVREF_DIM1

MEM_0B_ADD0

MEM_0B_BA2

8

MEM_0B_CLK0#

8

MEM_1_DQS1

C385

0.1u_X7R_04

RN23

33_04_8P4R

1
2

3

4

5

6

7

8

MEM_1_DATA17

MEM_1_DATA34

MEM_1_DATA63

VTT_MEM 11,34

MEM_1_DATA19

MEM_1_DATA60

C405

10u_10V_08

MEM_1_D QS#[0..7]

8

MEM_0B_ADD11

MEM_0B_CKE1

MEM_1_DATA31

MEM_1_DATA27

MEM_0B_CLK0

MEM_0B_RAS#

8

MEM_0B_CLK1

8

MEM_1_DQS#1

MEM_1_DATA5

MEM_1_DATA54

16-56034-45A

MEM_0B_CAS#

C391

0.1u_X7R _04

MEM_1_DATA16

C448

0.1u_X7R_04

R 308

33_04

MEM_1_DQM4

MEM_1_DQS[0..7]

MEM_0B_ADD12

C437

0.1u_X7R_04

MEM_0B_ADD0

MEM_1_DATA58

SO-DIMM 1

MEM_0B_WE#

8

MEM_0B_ADD1

MEM_1_DATA35

Place one cap close to every 2 pull-up resistors

terminated to +VTT_MEM

MEM_0B_ADD4

MEM_1_DATA48

MEM_0B_CLK0#

MEM_1_DATA26

+

C487

*100u/10V_D

MEM_1_DATA8

Advertising
This manual is related to the following products: