Table 3-15: pci bus pinouts – IEI Integration NANO-CV-D25501_N26001 User Manual

Page 44

Advertising
background image

NANO-CV-D25501/N26001 EPIC SBC

Page 29

Pin Description Pin Description Pin Description Pin Description

A1

GND

B1

RESERVED1

C1

+5V

D1

AD0

A2

VIO1

B2

AD2

C2

AD1

D2

+5V

A3

AD5

B3

GND

C3

AD4

D3

AD3

A4

CBE0-

B4

AD7

C4

GND

D4

AD6

A5

GND

B5

AD9

C5

AD8

D5

GND

A6

AD11

B6

VIO2

C6

AD10

D6

M66EN

A7

AD14

B7

AD13

C7

GND

D7

AD12

A8

+3V

B8

CBE1-

C8

AD15

D8

+3V

A9

SERR-

B9

GND

C9

SBO-

D9

PAR

A10

GND

B10

PERR-

C10

+3V

D10

SDONE

A11

STOP-

B11

+3V

C11

LOCK-

D11

GND

A12

+3V

B12

TRDY-

C12

GND

D12

DEVSEL-

A13

FRAME-

B13

GND

C13

IRDY-

D13

+3V

A14

GND

B14

AD16

C14

+3V

D14

CBE2-

A15

AD18

B15

+3V

C15

AD17

D15

GND

A16

AD21

B16

AD20

C16

GND

D16

AD19

A17

+3V

B17

AD23

C17

AD22

D17

+3V

A18

IDSEL0

B18

GND

C18

IDSEL1-

D18

IDSEL2

A19

AD24

B19

CBE3-

C19

VIO4

D19

IDSEL3

A20

GND

B20

AD26

C20

AD25

D20

GND

A21

AD29

B21

+5V

C21

AD28

D21

AD27

A22

+5V

B22

AD30

C22

GND

D22

AD31

A23

REQ0-

B23

GND

C23

REQ1-

D23

VIO5

A24

GND

B24

REQ2-

C24

+5V

D24

GNT0-

A25

GNT1-

B25

VIO3

C25

GNT2-

D25

GND

A26

+5V

B26

PCICLK0

C26

GND

D26

PCICLK1

A27

PCICLK2

B27

+5V

C27

PCICLK3

D27

GND

A28

GND

B28

INTD-

C28

+5V

D28

PCIRST-

A29

+12V

B29

INTA-

C29

INTB-

D29

INTC-

A30

-12V

B30

RESERVED2

C30

RESERVED3

D30

GND

Table 3-15: PCI Bus Pinouts

Advertising