MSI G41M-P34 User Manual

Page 60

Advertising
background image

60

CPu technology Support

appuyez sur <enter> pour entrer dans le sous-menu, qui montre les tech-

nologies supportées par le CPu installé.

intel eiSt

L’enhanced intel SpeedStep technologie vous permet de configurer le niveau

de performance du microprocesseur si l’ordinateur fonctionne en batterie ou en

l’adapteur d’alimentation. Ce domaine vous apparaîtra après que vous installiez

le CPu qui supporte la speedstep technologie.
adjust CPu FSB Frequency (mHz)

Cet article vous permet d’ajuster la fréquence du FSB du CPu.
adjusted CPu Frequency (mHz)

il montre la fréquence ajustée du CPu (FSB x Ratio). Lecture uniquement.
memoRy-Z

appuyez sur <enter> pour entrer dans le sous-menu.

dimm/2 memory SPd information

appuyez sur <enter> pour entrer dans le sous-menu, qui affiche les informa-

tions de la mémoire installée.

advance dRam Configuration

appuyez sur <enter> pour entrer dans le sous-menu.

dRam timing mode

Le choix du dRam timing est contrôlé par SPd (Serial Presence detect)

eePRom sur le module dRam. La mise en [auto By SPd] active le dRam

timings et les articles relatifs suivants qui seront déterminés par le BioS basé

sur les configurations du SPd. La mise en [manual] vous permet de config-

urer le dRam timings et les articles relatifs suivants manuellement.
CaS Latency (CL)

Lorsque le dRam timing mode est mis en [manual], ce domaine est ajust-

able. il contrôle le latence CaS, qui détermine le retard du timing (en cycle

d’horloge) avant que le SdRam commence un ordre de lecture après l’avoir

reçu.
tRCd

Lorsque le dRam timing mode est mis en [manual], ce domaine est ajust-

able. quand le dRam est rafraîchi, les rangs et les colonnes sont tous ad-

ressés séparément. Cet article vous permet de déterminer le timing de la

transition de RaS (row address strobe) à CaS (column address strobe).

moins l’horloge fonctionne, plus vite est la performance de dRam.
tRP

Lorsque le dRam timing mode est mis en [manual], ce domaine est ajust-

able.Cet article contrôle le numéro de cycles pour que le Row address Strobe

(RaS) soit permit à précharger. S’il n’y a pas assez de temps pour que le

RaS accumule son charge avant le refraîchissement de to dRam, le refraî-

chissement peut être incomplet et le dRam peut échouer à retirer les don-

nées. Cet article applique seulement quand le dRam synchrone est installé

dans le système.
tRaS

Lorsque le dRam timing mode est mis en [manual], ce domaine est ajust-

able.L’article détermine le temps que le RaS prend pour lire ou écrire une

Advertising