Cpu (dsp core) description (continued) – Motorola TMS320C6711D User Manual

Page 10

Advertising
background image

TMS320C6711D

FLOATINGĆPOINT DIGITAL SIGNAL PROCESSOR

SPRS292A − OCTOBER 2005 − REVISED NOVEMBER 2005

10

POST OFFICE BOX 1443

HOUSTON, TEXAS 77251−1443

CPU (DSP core) description (continued)

8

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

8

long src

dst

src2

src1

src1

src1

src1

src1

src1

src1

src1

long dst

long dst

dst

dst

dst

dst

dst

dst

dst

src2

src2

src2

src2

src2

src2

src2

long src

long src

long dst

long dst

long src

8

8

8

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

БББББ

2X

1X

.L2†

.S2†

.M2†

.D2

Б

Б

Б

Б

Б

Б

Б

Б

Б

Б

Б

Б

Б

ББ

ББ

Б

Б

Б

Б

Б

ББ

ББ

ББ

ББ

ББ

ББ

ББ

ББ

ББ

ББ

ББ

ББ

ББ

ББ

.D1

.M1†

Б

Б

Б

Б

Б

Б

БББ

ББ

Б

Б

Б

.S1†

Б

ББ

ББ

Б

Б

.L1†

Б

Б

Б

Б

Б

ББ

ББ

ББ

ББ

ББ

Б

Б

Control

Register File

Á

DA1

DA2

ST1

LD1 32 LSB

LD2 32 LSB

LD2 32 MSB

32

32

Data Path A

Data Path B

Register

File A

(A0−A15)

Register

File B

(B0−B15)

LD1 32 MSB

32

ST2

32

8

8

8

Б

Б

† In addition to fixed-point instructions, these functional units execute floating-point instructions.

Figure 1. TMS320C67x

CPU (DSP Core) Data Paths

Advertising