Texas Instruments Dual/Single Socket CardBus and UntraMedia Controller PCI7621 User Manual

Page 9

Advertising
background image

ix

Section

Title

Page

10.4

Vendor-Dependent Register

10−6

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

10.5

Power-Class Programming

10−7

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11 Flash Media Controller Programming Model

11−1

. . . . . . . . . . . . . . . . . . . . . . . .

11.1

Vendor ID Register

11−2

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11.2

Device ID Register

11−2

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11.3

Command Register

11−3

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11.4

Status Register

11−4

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11.5

Class Code and Revision ID Register

11−5

. . . . . . . . . . . . . . . . . . . . . . . . . .

11.6

Latency Timer and Class Cache Line Size Register

11−5

. . . . . . . . . . . . . .

11.7

Header Type and BIST Register

11−6

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11.8

Flash Media Base Address Register

11−6

. . . . . . . . . . . . . . . . . . . . . . . . . . .

11.9

Subsystem Vendor Identification Register

11−7

. . . . . . . . . . . . . . . . . . . . . . .

11.10 Subsystem Identification Register

11−7

. . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11.11 Capabilities Pointer Register

11−7

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11.12 Interrupt Line Register

11−8

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11.13 Interrupt Pin Register

11−8

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11.14 Minimum Grant Register

11−9

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11.15 Maximum Latency Register

11−9

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11.16 Capability ID and Next Item Pointer Registers

11−10

. . . . . . . . . . . . . . . . .

11.17 Power Management Capabilities Register

11−11

. . . . . . . . . . . . . . . . . . . .

11.18 Power Management Control and Status Register

11−12

. . . . . . . . . . . . . .

11.19 Power Management Bridge Support Extension Register

11−12

. . . . . . . .

11.20 Power Management Data Register

11−13

. . . . . . . . . . . . . . . . . . . . . . . . . .

11.21 General Control Register

11−13

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11.22 Subsystem Access Register

11−14

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11.23 Diagnostic Register

11−15

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12 SD Host Controller Programming Model

12−1

. . . . . . . . . . . . . . . . . . . . . . . . . . . .

12.1

Vendor ID Register

12−2

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12.2

Device ID Register

12−2

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12.3

Command Register

12−3

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12.4

Status Register

12−4

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12.5

Class Code and Revision ID Register

12−5

. . . . . . . . . . . . . . . . . . . . . . . . . .

12.6

Latency Timer and Class Cache Line Size Register

12−6

. . . . . . . . . . . . . .

12.7

Header Type and BIST Register

12−6

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12.8

SD Host Base Address Register

12−7

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12.9

Subsystem Vendor Identification Register

12−7

. . . . . . . . . . . . . . . . . . . . . . .

12.10 Subsystem Identification Register

12−8

. . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12.11 Capabilities Pointer Register

12−8

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12.12 Interrupt Line Register

12−8

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12.13 Interrupt Pin Register

12−9

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12.14 Minimum Grant Register

12−9

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12.15 Maximum Latency Register

12−10

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

Advertising