Xilinx DS610 User Manual

Page 67

Advertising
background image

Spartan-3A DSP FPGA Family: Pinout Descriptions

DS610 (v3.0) October 4, 2010

www.xilinx.com

Product Specification

67

0

IO_L19P_0/GCLK8

F10

GCLK

0

IO_L17N_0/GCLK5

F11

GCLK

0

IP_0

F12

INPUT

0

IO_L13N_0

F13

I/O

0

IO_L13P_0

F14

I/O

0

IO_L05N_0

F15

I/O

0

IO_L04N_0

F16

I/O

0

IO_L23P_0

G8

I/O

0

VCCO_0

B5

VCCO

0

VCCO_0

B10

VCCO

0

VCCO_0

B14

VCCO

0

VCCO_0

B18

VCCO

0

VCCO_0

E9

VCCO

0

VCCO_0

E14

VCCO

1

IO_L02N_1/LDC0

AA22

DUAL

1

IP_L39N_1

C21

INPUT

1

IP_L39P_1/VREF_1

C22

VREF

1

IO_L36P_1/A20

D20

DUAL

1

IO_L37P_1/A22

D21

DUAL

1

IO_L37N_1/A23

D22

DUAL

1

IO_L36N_1/A21

E19

DUAL

1

IO_L35N_1

E20

I/O

1

IO_L33N_1

E22

I/O

1

IO_L38N_1/A25

F18

DUAL

1

IO_L38P_1/A24

F19

DUAL

1

IO_L30N_1/A19

F20

DUAL

1

IO_L35P_1

F21

I/O

1

IO_L33P_1

F22

I/O

1

IO_L34P_1

G17

I/O

1

IO_L34N_1

G18

I/O

1

IO_L30P_1/A18

G19

DUAL

1

IP_L31N_1

G20

INPUT

1

IO_L28N_1

G22

I/O

1

IO_L26P_1/A14

H17

DUAL

1

IO_L26N_1/A15

H18

DUAL

1

IO_L32N_1

H20

I/O

1

IP_L31P_1/VREF_1

H21

VREF

1

IO_L28P_1

H22

I/O

1

IO_L29N_1/A17

J17

DUAL

1

IO_L32P_1

J19

I/O

1

IO_L25N_1/A13

J20

DUAL

1

IP_L27P_1

J21

INPUT

Table 63: Spartan-3A DSP CS484 Pinout (Cont’d)

Bank

Pin Name

CS484

Ball

Type

1

IP_L27N_1

J22

INPUT

1

IO_L29P_1/A16

K16

DUAL

1

IP_L23N_1

K17

INPUT

1

IO_L24N_1

K18

I/O

1

IO_L24P_1

K19

I/O

1

IO_L25P_1/A12

K20

DUAL

1

IO_L22N_1/A11

K22

DUAL

1

IO_L21N_1/RHCLK7

L17

RHCLK

1

IP_L23P_1/VREF_1

L18

VREF

1

IO_L20N_1/RHCLK5

L20

RHCLK

1

IO_L20P_1/RHCLK4

L21

RHCLK

1

IO_L22P_1/A10

L22

DUAL

1

IO_L18N_1/RHCLK1

M17

RHCLK

1

IO_L21P_1/IRDY1/RHCLK6

M18

RHCLK

1

IO_L19N_1/TRDY1/RHCLK3 M20

RHCLK

1

IO_L17N_1/A9

M22

DUAL

1

IO_L13P_1/A2

N17

DUAL

1

IO_L18P_1/RHCLK0

N18

RHCLK

1

IO_L15N_1/A7

N19

DUAL

1

IO_L15P_1/A6

N20

DUAL

1

IO_L19P_1/RHCLK2

N21

RHCLK

1

IO_L17P_1/A8

N22

DUAL

1

IO_L13N_1/A3

P16

DUAL

1

IP_L12N_1/VREF_1

P17

VREF

1

IO_L10P_1

P19

I/O

1

IP_L16N_1

P20

INPUT

1

IO_L14N_1/A5

P22

DUAL

1

IP_L12P_1

R17

INPUT

1

IO_L10N_1

R18

I/O

1

IO_L07P_1

R19

I/O

1

IO_L07N_1

R20

I/O

1

IP_L16P_1/VREF_1

R21

VREF

1

IO_L14P_1/A4

R22

DUAL

1

IO_L05N_1

T17

I/O

1

IO_L05P_1

T18

I/O

1

IO_L09N_1

T20

I/O

1

IO_L11N_1/VREF_1

T22

VREF

1

IO_L01P_1/HDC

U18

DUAL

1

IO_L01N_1/LDC2

U19

DUAL

1

IO_L09P_1

U20

I/O

1

IP_L08N_1/VREF_1

U21

VREF

1

IO_L11P_1

U22

I/O

Table 63: Spartan-3A DSP CS484 Pinout (Cont’d)

Bank

Pin Name

CS484

Ball

Type

Advertising