Xilinx DS610 User Manual

Page 68

Advertising
background image

Spartan-3A DSP FPGA Family: Pinout Descriptions

DS610 (v3.0) October 4, 2010

www.xilinx.com

Product Specification

68

1

IO_L03N_1/A1

V20

DUAL

1

IP_L08P_1

V22

INPUT

1

IO_L03P_1/A0

W19

DUAL

1

IP_L04N_1/VREF_1

W20

VREF

1

IP_L04P_1

W21

INPUT

1

IO_L06P_1

W22

I/O

1

IO_L02P_1/LDC1

Y21

DUAL

1

IO_L06N_1

Y22

I/O

1

VCCO_1

E21

VCCO

1

VCCO_1

J18

VCCO

1

VCCO_1

K21

VCCO

1

VCCO_1

P18

VCCO

1

VCCO_1

P21

VCCO

1

VCCO_1

V21

VCCO

2

IO_L01P_2/M1

AA3

DUAL

2

IO_L04N_2

AA4

I/O

2

IP_2

AA6

INPUT

2

IO_L08N_2

AA8

I/O

2

IO_L12N_2/D6

AA10

DUAL

2

IO_L16P_2/GCLK14

AA12

GCLK

2

IO_L18N_2/GCLK3

AA14

GCLK

2

IO_L19P_2

AA15

I/O

2

IO_L22P_2/AWAKE

AA17

PWRMGMT

2

IO_L27N_2

AA19

I/O

2

IO_L30P_2

AA20

I/O

2

IP_2/VREF_2

AB2

VREF

2

IO_L01N_2/M0

AB3

DUAL

2

IO_L04P_2

AB4

I/O

2

IO_L05P_2

AB5

I/O

2

IO_L05N_2

AB6

I/O

2

IO_L08P_2

AB7

I/O

2

IO_L09P_2/VS1

AB8

DUAL

2

IO_L09N_2/VS0

AB9

DUAL

2

IO_L12P_2/D7

AB10

DUAL

2

IP_2/VREF_2

AB11

VREF

2

IO_L16N_2/GCLK15

AB12

GCLK

2

IO_L18P_2/GCLK2

AB13

GCLK

2

IO_L19N_2

AB14

I/O

2

IP_2

AB15

INPUT

2

IO_L22N_2/DOUT

AB16

DUAL

2

IO_L23P_2

AB17

I/O

2

IO_L23N_2

AB18

I/O

Table 63: Spartan-3A DSP CS484 Pinout (Cont’d)

Bank

Pin Name

CS484

Ball

Type

2

IO_L27P_2

AB19

I/O

2

IO_L30N_2

AB20

I/O

2

IO_L02N_2/CSO_B

U7

DUAL

2

IO_L11N_2

U8

I/O

2

IO_L10N_2

U9

I/O

2

IO_L14N_2/D4

U10

DUAL

2

IO_L17P_2/GCLK0

U12

GCLK

2

IO_L20P_2

U13

I/O

2

IO_L25P_2

U14

I/O

2

IO_L25N_2

U15

I/O

2

IO_L28P_2

U16

I/O

2

IO_L02P_2/M2

V6

DUAL

2

IO_L11P_2

V7

I/O

2

IO_L06N_2

V8

I/O

2

IO_L10P_2

V10

I/O

2

IO_L14P_2/D5

V11

DUAL

2

IO_L17N_2/GCLK1

V12

GCLK

2

IO_L20N_2/MOSI/CSI_B

V13

DUAL

2

IP_2/VREF_2

V15

VREF

2

IO_L28N_2

V16

I/O

2

IO_L31N_2/CCLK

V17

DUAL

2

IP_2/VREF_2

W4

VREF

2

IO_L03P_2

W5

I/O

2

IO_L07N_2/VS2

W6

DUAL

2

IO_L06P_2

W8

I/O

2

IP_2/VREF_2

W9

VREF

2

IP_2

W10

INPUT

2

IP_2/VREF_2

W13

VREF

2

IO_L21N_2

W14

I/O

2

IO_L24P_2/INIT_B

W15

DUAL

2

IO_L31P_2/D0/DIN/MISO

W17

DUAL

2

IP_2/VREF_2

W18

VREF

2

IO_L03N_2

Y4

I/O

2

IO_L07P_2/RDWR_B

Y5

DUAL

2

IP_2

Y6

INPUT

2

IP_2

Y7

INPUT

2

IO_L13P_2

Y8

I/O

2

IO_L13N_2

Y9

I/O

2

IO_L15N_2/GCLK13

Y10

GCLK

2

IO_L15P_2/GCLK12

Y11

GCLK

2

IP_2

Y12

INPUT

2

IO_L21P_2

Y13

I/O

Table 63: Spartan-3A DSP CS484 Pinout (Cont’d)

Bank

Pin Name

CS484

Ball

Type

Advertising