1 memory map – Texas Instruments Digital Signal Processor SM320F2812-HT User Manual

Page 26

Advertising
background image

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

Block

Start Address

Low 64K

(24x/240x Equivalent Data Space)

0x00 0000

M0 Vector − RAM (32

×

32)

(Enabled if VMAP = 0)

Data Space

Prog Space

M0 SARAM (1K

×

16)

M1 SARAM (1K

Ч

16)

ННННННН

ННННННН

ННННННН

ННННННН

ННННННН

ННННННН

ННННННН

ННННННН

Peripheral Frame 0

(2K

×

16)

0x00 0040

0x00 0400

0x00 0800

PIE Vector - RAM

(256

×

16)

(Enabled if VMAP

= 1, ENPIE = 1)

НННННН

НННННН

НННННН

НННННН

Reserved

Reserved

Reserved

L0 SARAM (4K

×

16, Secure Block)

Peripheral Frame 1

(4K

×

16, Protected)

ННННННН

ННННННН

ННННННН

ННННННН

ННННННН

ННННННН

Reserved

Peripheral Frame 2

(4K

×

16, Protected)

L1 SARAM (4K

×

16, Secure Block)

Reserved

OTP (or ROM) (1K

×

16, Secure Block)

Flash (or ROM) (128K

×

16, Secure Block)

128-Bit Password

H0 SARAM (8K

×

16)

Reserved

Boot ROM (4K

×

16)

(Enabled if MP/MC = 0)

BROM Vector - ROM (32

×

32)

(Enabled if VMAP = 1, MP/MC = 0, ENPIE = 0)

0x00 0D00

0x00 0E00

0x00 2000

0x00 6000

0x00 7000

0x00 8000

0x00 9000

0x00 A000

0x3D 7800

0x3D 7C00

0x3F 7FF8

0x3F 8000

0x3F A000

0x3F F000

0x3F FFC0

High 64K

(24x/240x Equivalent

Program Space)

Data Space

Prog Space

Reserved

XINTF Zone 0 (8K

×

16, XZCS0AND1)

XINTF Zone 1 (8K

×

16, XZCS0AND1) (Protected)

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

Reserved

XINTF Zone 2 (0.5M

×

16, XZCS2)

XINTF Zone 6 (0.5M

×

16, XZCS6AND7)

Reserved

XINTF Zone 7 (16K

×

16, XZCS6AND7)

(Enabled if MP/MC = 1)

XINTF Vector - RAM (32

×

32)

(Enabled if VMAP = 1, MP/MC = 1, ENPIE = 0)

On-Chip Memory

External Memory XINTF

Only one of these vector maps—M0 vector, PIE vector, BROM vector, XINTF vector—should be enabled at a time.

LEGEND:

0x08 0000

0x00 4000

0x10 0000

0x18 0000

0x3F C000

0x00 2000

НННННННННННН

НННННННННННН

НННННННННННН

НННННННННННН

Reserved (1K)

0x3D 8000

SM320F2812-HT

SGUS062B

JUNE 2009

REVISED JUNE 2011

www.ti.com

3.1

Memory Map

A.

Memory blocks are not to scale.

B.

Reserved locations are reserved for future expansion. Application should not access these areas.

C.

Boot ROM and Zone 7 memory maps are active either in on-chip or XINTF zone depending on MP/MC, not in both.

D.

Peripheral Frame 0, Peripheral Frame 1, and Peripheral Frame 2 memory maps are restricted to data memory only.
User program cannot access these memory maps in program space.

E.

Protected means the order of Write followed by Read operations is preserved rather than the pipeline order.

F.

Certain memory ranges are EALLOW protected against spurious writes after configuration.

G.

Zones 0 and 1 and Zones 6 and 7 share the same chip select; hence, these memory blocks have mirrored locations.

Figure 3-2. F2812 Memory Map (See Notes A. Through G.)

26

Functional Overview

Copyright

©

2009

2011, Texas Instruments Incorporated

Submit Documentation Feedback

Product Folder Link(s):

SM320F2812-HT

Advertising