Texas Instruments MSP430x1xx User Manual

Page 14

Advertising
background image

Figures

xiv

10–32 Vector Word Register

10-30

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

10–33 UART Implementation

10-34

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

10–34 Timer_A UART Timing

10-35

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–1

Timer_B Block Diagram

11-4

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–2

Mode Control

11-5

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–3

Schematic of 16-Bit Timer

11-6

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–4

Schematic of Clock Source Select and Input Divider

11-7

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–5

Timer Up Mode

11-8

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–6

Up Mode Flag Setting

11-8

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–7

New Period > Old Period

11-9

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–8

New Period < Old Period

11-10

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–9

Timer Continuous Mode

11-10

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–10 Continuous Mode Flag Setting

11-11

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–11

Output Unit in Continuous Mode for Time Intervals

11-11

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–12 Timer Up/Down Mode

11-12

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–13 Output Unit in Up/Down Mode (II)

11-12

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–14 Timer Up/Down Direction Control

11-13

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–15 Up/Down Mode Flag Setting

11-13

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–16 Altering TBCL0—Timer in Up/Down Mode

11-14

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–17 Capture/Compare Blocks

11-15

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–18 Capture Logic Input Signal

11-16

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–19 Capture Signal

11-16

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–20 Capture Cycle

11-17

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–21 Software Capture Example

11-19

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–22 Output Unit

11-23

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–23 Output Control Block

11-25

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–24 Output Examples—Timer in Up Mode

11-27

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–25 Output Examples—Timer in Continuous Mode

11-27

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–26 Output Examples—Timer in Up/Down Mode (I)

11-28

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–27 Timer_B Control Register TBCTL

11-29

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–28 TBR Register

11-32

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–29 Capture/Compare Control Register CCTLx

11-32

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–30 Capture/Compare Interrupt Flag

11-35

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

11–31 Schematic of Capture/Compare Interrupt Vector Word

11-36

. . . . . . . . . . . . . . . . . . . . . . . . . . .

11–32 Vector Word Register

11-36

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12–1

Block Diagram of USART

12-2

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12–2

Block Diagram of USART—UART Mode

12-3

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12–3

Asynchronous Frame Format

12-4

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12–4

Asynchronous Bit Format Example for n or n + 1 Clock Periods

12-4

. . . . . . . . . . . . . . . . . . . .

12–5

Typical Baud-Rate Generation Other Than MSP430

12-5

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12–6

MSP430 Baud Rate Generation Example for n or n + 1 Clock Periods

12-6

. . . . . . . . . . . . . .

12–7

Idle-Line Multiprocessor Format

12-7

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12–8

USART Receiver Idle Detect

12-8

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12–9

Double-Buffered WUT and TX Shift Register

12-8

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12–10 USART Transmitter Idle Generation

12-9

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12–11 Address-Bit Multiprocessor Format

12-10

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12–12 State Diagram of Receiver Enable

12-11

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12–13 State Diagram of Transmitter Enable

12-12

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12–14 Receive Interrupt Operation

12-13

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

12–15 Transmit Interrupt Operation

12-14

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

Advertising